低功耗开放式教学科研 “利器”—海云捷迅开放式 CPU 实验平台
开放式CPU创新实验平台是由海云捷迅基于FPGA研发的一款功能齐全、可支持计算机组成原理与计算机系统结构类课程教学的实验平台。
平台利用FPGA可编程及可重构的特性,使学生通过FPGA开发软件及专用调试软件在FPGA上进行CPU及其组成部件的基础开发,例如移位器、加法器、乘法器、除法器等。同时还能学习FPGA相关开发理论和方法,并配备诸如LED、按键、拨码开关、七段数码管等基础外设进行FPGA入门级学习。
产品特色
教学资源丰富(配套实验源码和指导书、开发与调试软件),可完整参考普通高等教育国家级规划教材《开放式实验CPU设计》,以满足计算机组成原理与计算机系统结构类相关配套实验由易到难,以及FPGA入门级的教学需求。
开放式设计,学生可设计具有自主指令集的CPU并同时编写汇编程序进行时序仿真和功能验证。
低功耗,一根线缆即可完成供电、程序下载以及串口通信,学生使用更加便利且安全。
坚固耐用,箱体采用三防设计(防水、防潮、防摔),使用寿命长。
结构布局清晰,功能模块划分明确、描述详细,使实验教学更加简单。
产品应用领域
数字电路设计、计算机组成原理、计算机系统结构、接口与通讯、FPGA技术基础、EDA基础入门教学
基于CPU和FPGA的学生科研和竞赛等
学生CPU和FPGA开发技术、兴趣提升以及“双创”能力培养
产品配置参数